接地 vs 虛擬地

我用兩個7805串聯,得到 10v 5v 0v ,拿5v當做虛擬接地,讓op工作
現在問題來了: 我的外殼接地該接到哪一個? 5v? 0v?
考量1 如果外殼會與虛擬接地共接 (好比各接頭的地會接觸到殼)似乎只能考量接5v? 不然就短路了
考量2 7805的能耐是否能真的能吸收屏蔽的雜訊? 這是否要參考ripp-rejection vs freq曲線....
考量3 如果電源來源是雜訊非常高,連0v雜訊都高到不行的Switching Power,用0v當地會不會反而有反效果?
這問題不容易思考
現在問題來了: 我的外殼接地該接到哪一個? 5v? 0v?
考量1 如果外殼會與虛擬接地共接 (好比各接頭的地會接觸到殼)似乎只能考量接5v? 不然就短路了

考量2 7805的能耐是否能真的能吸收屏蔽的雜訊? 這是否要參考ripp-rejection vs freq曲線....
考量3 如果電源來源是雜訊非常高,連0v雜訊都高到不行的Switching Power,用0v當地會不會反而有反效果?
這問題不容易思考
